嵌入式爱好者

嵌入式爱好者 门户 知识库 查看内容

pll原理及其应用

2023-10-31 09:03| 发布者: miraitowa| 查看: 93| 评论: 0

类目:  >  知识库     文档编号: 1179

锁相环:比较输出与相位差的反馈系统,利用外部输入的参考信号控制环路内部震荡信号的频率和相位,使振荡信号同步至参考信号。

通过反复的鉴相和调整,最终VCO的输出信号频率和输入信号频率一致,这时PLL电路就进入锁定状态。

鉴频器将相位差转换为电压信号。

Vpd中有低频信号和高频信号,需要稳定电压去控制压空振荡器,使用低通滤波器,滤除高频,只保留低频信号。VCO振荡加快。

锁相环的应用:

1.频率合成器:

fref/M=fout/Nfout=N/M*fref

可以通过调整M N的值来做分频或者倍频,时钟抖动小

2.时钟恢复与数据重定时


已解决

未解决

只是看看

最新评论

QQ|小黑屋| 飞凌嵌入式 ( 冀ICP备12004394号-1 )

GMT+8, 2025-5-19 18:32

Powered by Discuz! X3.4

© 2001-2013 Comsenz Inc.

返回顶部