以太网PHY-MAC接口模式 以太网PHY-MAC接口是位于数据链路层和物理层之间的接口。 1. MII接口模式 MII接口支持百兆网,MII数据接口包括16根信号线和2根管理总线。 发送部分 TX_CLK 发送时钟 PHY-MAC TX_ER发送数据报错 MAC-PHY TX_EN 发送使能 MAC-PHY TXD0 发送数据位0(最先传输) MAC-PHY TXD1 发送数据位1 MAC-PHY TXD2 发送数据位2 TXD3 发送数据位3 接收部分 RXCLK 接收时钟 PHY-MAC RX_DV接收数据有效 PHY-MAC RX_ER接收数据错误 PHY-MAC RXD0 接受数据位0(最先传输) PHY-MAC RXD1 接受数据位1 RXD2 接受数据位2 RXD3 接受数据位3 指示部分 CRS载波监测 PHY-MAC COL冲突碰撞监测 PHY-MAC 管理部分 MDC 管理总线时钟 MAC-PHY MDIO管理总线数据 双向 2. 2.RMII和SMII MII是以四位半字节双向传输数据 时钟25Mb/s工作速率可以达到100M 虽然MII接口很灵活了,但是由于信号线太多,后来又衍生出了RMII和SMII。 RMII是精简MII接口,节省一半数据线收发使用两位数据进行传输时钟由MII的25M上升到了50MHz所以RMII在数据线减半的情况下依然可以达到MII接口模式的百兆通讯速率。 SMII和RMII相比数据线再次减半由原来的8根减少到了4根,通讯速率依然可以达到100M但是时钟提高到了125M。因为数据线只有2根,一根发送一根接受,以串行的方式发送和接受数据SMII就是串行MII的缩写(Serial
MII)。 RMII接口模式的数据线为以下8根 TX_EN :发送使能 TXD(0:1):数据发送信号线 位宽为2 RX_ER :接受数据错误 RXD(0:1):数据接收信号线 位宽为2 CLK_REF :由外部时钟源提供50M参考时钟。和MII不同,MII的发送和接收时钟是分开的并且这两个时钟都是由PHY芯片提供给MAC。 CRS_DV :此信号是RX_DV和CRS两个信号合并的MAC可以在CRS_DV两个信号中清楚的恢复出RX_DV和CRS两个信号。 管理总线MDIO不变。 SMII只有四根线: TXD: 发送信号线 RXD: 接收信号线 SYNC:收发数据同步信号线 CLK_REF:主参考时钟(125M) |
|小黑屋|
飞凌嵌入式
( 冀ICP备12004394号-1 )
GMT+8, 2025-7-14 02:06
Powered by Discuz! X3.4
© 2001-2013 Comsenz Inc.