嵌入式爱好者

嵌入式爱好者 门户 知识库 查看内容

布线3W原则

2024-7-31 10:32| 发布者: X717| 查看: 93| 评论: 0

类目:  >  知识库     文档编号: 1473

信号按照3W原则进行布线,什么是3w原则?

这里3W是线与线之间的距离保持3倍线宽。你说3H也可以。但是这里H指的是线宽度。不是介质厚度。是为了减少线间串扰,应保证线间距足够大,如果线中心距不少于3倍线宽时,则可保持70%的线间电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W规则。


3W原则是一种设计者无须其他设计技术就可以遵守PCB布局的原则。但这种设计方法占用了很多面积,可能会使布线更加困难。使用3W原则的基本出发点是使走线间的耦合最小。这种原则可表示为:走线的距离间隔(走线中心间的距离)必须是单一走线宽度的三倍。另一种表示是:两个走线的距离间隔必须大于单一走线宽度的二倍。比如,时钟线为6mil宽,则其他走线只能在距这条走线2×6mil以外的地方布线,或者保证边到边的距离大于12mil。

注意:3W原则代表的是逻辑电流中近似70%的通量边界,要想得到98%边界的近似,应该用10W原则。

【注】3W原则是一种防止串扰的一种方法,该方法仅作为一种参考,并作为理解如何防止串扰的一种启发。实际PCB设计中,3W原则并不能完全满足避免串扰的要求。按实践经验,如果没有屏蔽地线的话,印制信号线之间大于lcm以上的距离才能很好地防止串扰,因此在PCB线路布线时,就需要在噪声源信号(如时钟走线)与非噪声源信号线之间,及受EFTlB、ESD等干扰的“脏“线与需要保护的“干净”线之间,不但要强制使用3W原则,而且还要进行屏蔽地线包地处理,以防止串扰的发生。另外,不是所有的PCB上的走线都必须遵照3W布线原则。使用这一设计指导原则,在PCB布线前,决定哪些条走线必须使用3W原则是十分重要的。


3W原则的使用不只局限于时钟或周期信号走线,差分对(平衡的、ECL及类似敏感走线)也是3W主要的代表。对差分走线来说,走线对间的距离应为1W。电源层噪声和单端信号可能通过容性或感性耦合进差分对的走线。如果那些与差分对无关的走线的物理间隔不到3W,则干扰可能会引起数据的破坏。


已解决

未解决

只是看看

最新评论

QQ|小黑屋| 飞凌嵌入式 ( 冀ICP备12004394号-1 )

GMT+8, 2025-4-23 00:36

Powered by Discuz! X3.4

© 2001-2013 Comsenz Inc.

返回顶部